专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果2776945个,建议您升级VIP下载更多相关专利
  • [发明专利]封装结构及其制备方法-CN202011111076.3在审
  • 黄吉廷;倪庆羽;吕香桦;潘盈洁 - 虹晶科技股份有限公司
  • 2020-10-16 - 2022-04-22 - H01L25/18
  • 一种封装结构,包括第一芯片、第一布线、第二芯片、第二布线、第三布线、载板以及第一塑封。第一布线设置于第一芯片的一表面并与第一芯片电连接。第二布线设置于第二芯片的一表面并与第二芯片电连接。第三布线层位于第一布线和第二布线的同一侧,并电连接第一布线和第二布线。载板设置于第三布线背离第一布线和第二布线的一侧。第一塑封包覆第一芯片、第一布线、第二芯片和第二布线,其中,第一布线背离第一芯片的表面和第二布线背离第二芯片的表面从第一塑封中露出。本发明还提供一种封装结构的制备方法。
  • 封装结构及其制备方法
  • [发明专利]布线的测试方法-CN201710680991.6有效
  • 林汉文;徐宏欣;张简上煜;林南君 - 力成科技股份有限公司
  • 2017-08-10 - 2020-09-15 - H01L21/66
  • 本发明公开一种布线的测试方法,导电成形于第一载体的第一表面上,布线成形于导电上,然后于布线上执行断路测试,由于导电布线构成一封闭的回路,故若布线成形正确,则断路测试时将会有负载呈现,于断路测试执行完毕后,将第一载体与导电移除,并于布线上执行一短路测试,由于布线本身为一开启的回路,故若布线成形正确,则短路测试时将不会有负载呈现,因此可在芯片结合于布线之前确定布线是否具有缺陷,则将不会因为重布线的缺陷而浪费良好的芯片。
  • 布线测试方法
  • [实用新型]半导体封装件-CN202120685058.X有效
  • 朴相勇;南洲铉 - NEPES株式会社
  • 2021-04-02 - 2022-01-28 - H01L23/498
  • 本实用新型实施例的半导体封装件包括:第一布线,在一面安装有多个半导体芯片及多个无源器件;第二布线,通过通孔与第一布线电连接;外部连接端子,形成于第二布线的下部面;第一模具,设置于第一布线的上部来覆盖多个半导体芯片及多个无源器件;以及第二模具,设置于第一布线与第二布线之间。其中,第一布线及第二布线分别包括配线图案及绝缘,由多个构成,多个半导体芯片中的至少一个配置于第一布线与第二布线之间。
  • 半导体封装
  • [实用新型]半导体封装装置-CN202320147933.8有效
  • 吕文隆 - 日月光半导体制造股份有限公司
  • 2023-02-01 - 2023-10-27 - H01L23/538
  • 本申请提出了一种半导体封装装置,包括:底层布线;第一芯片,其主动面设置有第一布线,且以主动面朝上设置在所述底层布线上;第二芯片,其主动面设置有第二布线,且以主动面朝上设置在所述底层布线上;所述第一芯片和所述第二芯片分别通过打线电性连接所述底层布线。本申请通过在第一芯片的主动面和第二芯片的主动面上分别设置彼此独立的第一布线和第二布线,以此,布线的范围仅限于各个芯片表面区域内,可以避免布线因CTE不匹配的应力累积于芯片之间的间隙,借此消除连续、大面积的布线的应力累积,有助于改善布线的翘曲及其延伸的线路裂纹、焊料变形裂纹等问题。
  • 半导体封装装置
  • [发明专利]半导体封装和其制造方法-CN202210067025.8在审
  • 吴俊毅;余振华 - 台湾积体电路制造股份有限公司
  • 2022-01-20 - 2022-12-20 - H01L23/538
  • 在一实施例中,结构包括芯衬底、耦合到芯衬底的第一侧的布线结构、包括多个布线布线结构,多个布线中的每一个包括介电和金属化,以及嵌入在多个布线的第一布线中的第一局部互连组件,第一局部互连组件包括衬底、互连结构和互连结构上的接合垫,第一局部互连组件的接合垫与第二布线的金属化实体接触,第二布线与第一布线相邻,第二布线的金属化包括第一导通孔,第一布线的介电包封第一局部互连组件。
  • 半导体封装制造方法
  • [发明专利]半导体封装件的制法-CN202011616968.9在审
  • 董悦明;杨家铭;陈俊玮;吕建德;潘冠霖 - 华泰电子股份有限公司
  • 2020-12-22 - 2022-07-08 - H01L21/60
  • 本申请的半导体封装件的制法包含:准备一布线,该布线具有相对的一第一表面与一第二表面;在该布线的该第一表面设置一芯片,并将该芯片电性连接至该布线;在该布线的该第二表面形成一屏蔽;对该布线的该第二表面执行药水或电浆蚀刻制程,以裸露出该布线当中的导电线路;移除该屏蔽;以及形成多个导电凸块于该布线的该第二表面,并与该布线当中裸露出的该导电线路连接。
  • 半导体封装制法
  • [实用新型]一种封装结构-CN202320909664.4有效
  • 颜尤龙;凯·史提芬·艾斯格;博恩·卡尔·艾皮特 - 日月光半导体制造股份有限公司
  • 2023-04-21 - 2023-09-05 - H01L23/528
  • 本申请提供了一种封装结构,其包括第一布线;第二布线,第二布线层位于第一布线的上方;被动元件,被动元件设置于所述第一布线和所述第二布线之间并电连接第一布线和第二布线,所述被动元件形成所述第一布线和所述第二布线之间的电通讯通路本申请的优点在于:通过直接使用被动元件作为连通封装上下两侧重布线的互连结构,不必使用额外的导电柱,在缩短了的信号路径长度的同时减少了封装内电柱的数量;减少了需要使用的导电柱的数量,降低了封装结构的复杂程度
  • 一种封装结构

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top